Например TDA7294

Форум РадиоКот • Просмотр темы - Altera Cyclone V (5CSEBA4U19I7N)
Форум РадиоКот
Здесь можно немножко помяукать :)



Текущее время: Чт окт 17, 2019 08:59:32

Часовой пояс: UTC + 3 часа [ Летнее время ]


ПРЯМО СЕЙЧАС:



Начать новую тему Ответить на тему  [ Сообщений: 5 ] 
Автор Сообщение
Не в сети
 Заголовок сообщения: Altera Cyclone V (5CSEBA4U19I7N)
СообщениеДобавлено: Чт июл 13, 2017 15:03:41 
Потрогал лапой паяльник

Зарегистрирован: Чт авг 09, 2012 09:57:20
Сообщений: 398
Рейтинг сообщения: 0
Всем привет, начал рисовать схему 5-го циклона с армом на борту.

Начал с программирования. Насколько я понял, то файл прошивки .jic содержит в себе данные прошивки FPGA и прошивки ARM. Хочу шить ее по JTAG. В описании ножек есть TCK, TDO, TMS, TDI, которые относятся к FPGA, и есть ножки HPS_TDO, HPS_TCK и тд. Какая схема прошивки должна быть, чтобы прошивался и арм и fpga по JTAG?

И еще один вопрос. Не нашел ножки ресета всей микросхемы, как ее правильно сбрасывать?

P.S. нарисовал пока что схему программирования как на картинке (приложил схему).


Вложения:
altera.png [70.55 KiB]
Скачиваний: 519
Вернуться наверх
 
Не в сети
 Заголовок сообщения: Re: ALTERA CYCLONE V (5CSEBA4U19I7N)
СообщениеДобавлено: Сб июл 15, 2017 19:18:09 
Встал на лапы

Карма: 1
Рейтинг сообщений: 17
Зарегистрирован: Сб мар 13, 2010 14:52:10
Сообщений: 85
Рейтинг сообщения: 0
Цитата:
Не нашел ножки ресета всей микросхемы, как ее правильно сбрасывать?

Запуск процесса реконфигурации происходит при подаче низкого уровня на линию nConfig. Для выполнения внутреннего сброса служит вывод Dev_Clr, который также может быть использован как обычный вывод.

_________________
misterdi<@>i.ua


Вернуться наверх
 
JLCPCB, всего $2 за прототип печатной платы! Цвет - любой!

Отличное качество, подтвержденное более чем 600,000 пользователей! Более 10,000 заказов в день.

Зарегистрируйтесь и получите два купона по 5$ каждый:https://jlcpcb.com/quote

Не в сети
 Заголовок сообщения: Re: ALTERA CYCLONE V (5CSEBA4U19I7N)
СообщениеДобавлено: Сб янв 06, 2018 06:10:17 
Родился

Зарегистрирован: Чт окт 08, 2015 22:15:10
Сообщений: 15
Рейтинг сообщения: 0
"...файл прошивки .jic содержит в себе данные прошивки FPGA и прошивки ARM..."
ткните носом где описывается содержимое этого файла, не могу понять как boot-rom область контроллера щъётся


Вернуться наверх
 
PCBWay - всего $5 за 10 печатных плат, первый заказ для новых клиентов БЕСПЛАТЕН

Сборка печатных плат от $88 + БЕСПЛАТНАЯ доставка по всему миру + трафарет

Онлайн просмотровщик Gerber-файлов от PCBWay
Не в сети
 Заголовок сообщения: Re: Altera Cyclone V (5CSEBA4U19I7N)
СообщениеДобавлено: Сб фев 03, 2018 13:25:15 
Родился

Зарегистрирован: Чт дек 03, 2009 10:36:28
Сообщений: 4
Откуда: Трубчевск обл. Брянская
Рейтинг сообщения: 0
.jic вроде как не содержит данных прошивки ARM, и Bootloader поменять вы никак не можете.
Из того что понял я .jic содержит набор JTAG инструкций которые могут прошить конфигурационную флешку.
Вы можете продолжить загрузку ARM ядра, из OnchipRAM если выставить этот режим на конфигурационных пинах чипа.


Вернуться наверх
 
Приглашаем на вебинар «Решения для построения ультразвуковых счетчиков жидкостей и газов на базе MSP430»

Компэл совместно с Texas Instruments 23 октября 2019 приглашают на вебинар, посвященный системам-на-кристалле для построения ультразвуковых расходомеров жидкостей и газов на базе ядра MSP430. Вебинар проводит Йоханн Ципперер(дублированный перевод) – эксперт по ультразвуковым технологиям, непосредственно участвовавший в создании данного решения. На вебинаре компания Texas Instruments представит однокристальное решение, позволяющее создавать точные недорогие счетчики жидкостей и газов.
Подробнее>>
Не в сети
 Заголовок сообщения: Re: Altera Cyclone V (5CSEBA4U19I7N)
СообщениеДобавлено: Пн май 07, 2018 06:49:21 
Первый раз сказал Мяу!
Аватар пользователя

Зарегистрирован: Ср сен 02, 2015 08:47:20
Сообщений: 24
Рейтинг сообщения: 0
Все верно. SOF заливается напрямую в FPGA. JIC используется для программирования памяти конфигурации, которая подключена не к JTAG а к своему интерфейсу. Вот поэтому, в конвертере файлов при создании JIC надо указать какая FPGA и какая конфигурационная память используется. Потому как там в FPGA прошивается программатор а потом через него заливается битстрим в память. И после этого надо делать общий сброс.


Вернуться наверх
 
STM32G0 – особенности периферии, ядра, архитектуры и ее отличие от STM32F0

Семейство STM32G0 является наиболее совершенным в сегменте бюджетных микроконтроллеров STM32. Новое семейство 32-битных микроконтроллеров STM32G0 с процессорным ядром Cortex-M0+ производства компании STMicroelectronics имеет очень высокий потенциал и является отличной альтернативой не только для 8- и 16-битных микроконтроллеров, но и для всего семейства STM32F0. В статье проводится глубокое сравнение STM32G0 и STM32F0, в том числе – процессорных ядер, организации памяти, шинной архитектуры, потребления, надежности и периферии.
Читать статьи >>
Показать сообщения за:  Сортировать по:  Вернуться наверх
Начать новую тему Ответить на тему  [ Сообщений: 5 ] 

Часовой пояс: UTC + 3 часа [ Летнее время ]


Кто сейчас на форуме

Сейчас этот форум просматривают: нет зарегистрированных пользователей и гости: 1


Вы не можете начинать темы
Вы не можете отвечать на сообщения
Вы не можете редактировать свои сообщения
Вы не можете удалять свои сообщения
Вы не можете добавлять вложения

Найти:
Перейти:  


Powered by phpBB © 2000, 2002, 2005, 2007 phpBB Group
Русская поддержка phpBB
Extended by Karma MOD © 2007—2012 m157y
Extended by Topic Tags MOD © 2012 m157y