Возник вопрос, есть ли смысл, не изобретаю ли велосипед? 1. Берём сигнал 100~500МГц. 2. Приводим к диапазону, например 1vpp, пропустив через АРУ (AGC). Может быть готовый ad8367 (~500MHz), АЦП+ad603+мк (~90MHz) и т.п. 3. Посылаем на компаратор TLV3501/LMV7219/LMH7220... (~100MHz). Может есть быстрее? 4. Потом в сдвиговый регистр 74HC595D (~100MHz). Если ничего не путаю, то на шаге 4 получаем уменьшение частоты в 8 раз, так как последовательный сигнал с компаратора преобразуется к параллельной 8-битной шине, как бы de-serializer. При этом 100МГц/8 =12.5МГц 500МГц/8=62.5МГц - а эту частоту можно захватить через DMA+GPIO на некоторых ARM процессорах.
Благодаря АРУ можно много чего таким образом анализировать. Например, использовать как логический анализатор для разных сигналов, показометр аналоговых выходов со всяких PLL, MIPI DSI/CSI, LVDS-ов и прочего, быстро оценить форму этих сигналов, отобразить их наличие, пусть и с огрехами. Пока что слабым звеном видится компаратор и сдвиговый регистр, не нашёл ничего доставаемого >100МГц. Посоветуйте микросхем или укажите в чём нецелесообразность данной затеи. Спасибо
p.s. копия этого вопроса на изиэлектрониксе...
|