Например TDA7294

Форум РадиоКот • Просмотр темы - Построить счетчик
Форум РадиоКот
Здесь можно немножко помяукать :)

Текущее время: Вс сен 21, 2025 20:08:01

Часовой пояс: UTC + 3 часа


ПРЯМО СЕЙЧАС:



Начать новую тему Ответить на тему  [ Сообщений: 23 ]    , 2
Автор Сообщение
Не в сети
 Заголовок сообщения: Re: Построить счетчик
СообщениеДобавлено: Сб окт 25, 2014 20:57:27 
Опытный кот

Карма: 3
Рейтинг сообщений: -47
Зарегистрирован: Пт авг 12, 2011 09:14:27
Сообщений: 833
Откуда: Млечный путь/Земля/РФ/Екатеринбург
Рейтинг сообщения: 0
просто КОТ писал(а):
но вот послушал советы мудрых сего форума, и хочу ещё попробовать STM8.

не надо, сразу на кортех м0 переходите

Плис - вещь хорошая, но требует переосмысления подхода к задаче :)

_________________
Разработал:
-BLDC
-ФУОЗ/МПСЗ
-SMART BMS
-ECU/EDC на STM32F4(43%)+CPLD(57%)
-Моноинжектор на ATSAMD20G16
-контроллер эффектов для RGB LED ленты
-умные часы/обратный счет/секундомер
-устройство измерения емкости АКБ


Вернуться наверх
 
Не в сети
 Заголовок сообщения: Re: Построить счетчик
СообщениеДобавлено: Сб окт 25, 2014 23:04:00 
Потрогал лапой паяльник
Аватар пользователя

Зарегистрирован: Вс май 06, 2012 09:58:33
Сообщений: 370
Откуда: Магадан
Рейтинг сообщения: 0
Вот такая строчка вроде работает, но теперь ошибка внутри самого ПЛЛ блока: Error (15053): PLL "pll_24:pl24|altpll:altpll_component|pll_24_altpll:auto_generated|pll1" COMPENSATE_CLOCK port CLK[0] must feed an output pin when OPERATION_MODE is set to ZERO_DELAY_BUFFER
:facepalm:
Код:
wire clock_24, clock_3, clock_48, loc_24;  // если их определить как РЕГ, то будет конфликт портов output  in inout.
pll_24 pl24(clock_80, clock_24, clock_3, clock_48, loc_24);
always @*
  begin
   if(loc_24)
      begin
         out_clock <= clock_24;
         DAC_bclk <= clock_3;
         DAC_lr <= clock_48;
      end
  end


Вернуться наверх
 
Не в сети
 Заголовок сообщения: Re: Построить счетчик
СообщениеДобавлено: Вс окт 26, 2014 16:39:53 
Встал на лапы

Карма: 1
Рейтинг сообщений: 17
Зарегистрирован: Сб мар 13, 2010 13:52:10
Сообщений: 85
Рейтинг сообщения: 0
PLL элементарно настраивается стандартным мастером. Особенность в том, что блоки PLL есть только в достаточно крупных кристаллах Cyclone, Stratix, Arria у Altera или Spartan,Virtex у Xilinx. Вводите в проект блок PLL полученный после работы мастера, и дальше переключайте тактовые обычным мультиплексором хоть в схематике, хоть на HDL.

_________________
misterdi<@>i.ua


Вернуться наверх
 
Показать сообщения за:  Сортировать по:  Вернуться наверх
Начать новую тему Ответить на тему  [ Сообщений: 23 ]    , 2

Часовой пояс: UTC + 3 часа


Кто сейчас на форуме

Сейчас этот форум просматривают: нет зарегистрированных пользователей и гости: 3


Вы не можете начинать темы
Вы не можете отвечать на сообщения
Вы не можете редактировать свои сообщения
Вы не можете удалять свои сообщения
Вы не можете добавлять вложения

Найти:
Перейти:  


Powered by phpBB © 2000, 2002, 2005, 2007 phpBB Group
Русская поддержка phpBB
Extended by Karma MOD © 2007—2012 m157y
Extended by Topic Tags MOD © 2012 m157y